"); //-->
在获取和解码步骤之后,执行执行步骤。根据CPU架构,这可能由单个操作或一系列操作组成。在每一个动作中,控制信号以电子方式启用或禁用CPU的各个部分,以便它们可以执行所有部分所需的操作。然后,通常响应于时钟脉冲,该动作完成。结果通常会写入内部CPU寄存器,以便后续指令快速访问。在其他情况下,结果可能会被写入到较慢但成本较低且容量较高的位置主存储器。
例如,如果要执行加法指令,包含操作数(要求和的数字)的寄存器被激活,就像算术逻辑单元执行加法运算(ALU)。当时钟脉冲出现时,操作数从源寄存器流入ALU,总和出现在其输出端。在随后的时钟脉冲上,其他组件被启用(和禁用)以将输出(操作的和)移动到存储器(例如,寄存器或存储器)。如果结果和太大(即,大于ALU的输出字长),将设置算术溢出标志,影响下一个操作。
HIMA 996920302
HIMA 984862765
HIMA 984862702
HIMA F8650X
HIMA F3236
HIMA F3330
HIMA F6217
HIMA F8628X
HIMA F7126
HIMA F7553
HIMA F3 AIO 8/4 01
HIMA F3 DIO 8/8 01
HIMA F35
HIMA 982200416
HIMA F8652X
HIMA Z7116
HIMA Z7128
HIMA Z7138
HIMA 933330100-5
*博客内容为网友个人发布,仅代表博主个人观点,如有侵权请联系工作人员删除。